
Algoritmo evolutivo para a estimação da frequência em sistemas elétricos utilizando FPGAS
2011; SciELO; Volume: 22; Issue: 5 Linguagem: Português
10.1590/s0103-17592011000500005
ISSN1807-0345
AutoresDenis V. Coury, Alexandre C. B. Delbem, Mário Oleskovicz, E. V. Simoes, Daniel Barbosa, Janison R. de Carvalho,
Tópico(s)Analog and Mixed-Signal Circuit Design
ResumoEste trabalho apresenta uma técnica eficiente para a estimação da frequência em Sistemas Elétricos de Potência (SEPs) baseada em Algoritmos Genéticos (AGs). A estimação da frequência de um sinal elétrico é modelada como um problema de otimização. A motivação do uso de AGs nesta abordagem é a sua intrínseca robustez ao ruído presente nos sinais. O AG proposto é implementado em um dispositivo FPGA (Field-Programmable Gate Array) e 0 procedimento de estimação da frequência é realizado em tempo real. Isto é possível devido: (a) ao paralelismo implícito dos FPGAs no processamento das instruções, (b) a escolha de operadores apropriados dos AGs para explorar este paralelismo e (c) a determinação da arquitetura do circuito para FPGA que paraleliza o AG, assegurando um desempenho satisfatório. Para a avaliação do desempenho da metodologia proposta, um SEP com condições de operação típicas foi modelado através do software ATP (Alternative Transients Program). Os sinais gerados deste sistema foram processados pela abordagem AG/FPGA proposta, sendo as respostas decorrentes da mesma comparada às respostas de um relé comercial. Resultados bastante promissores foram alcançados com a metodologia proposta.
Referência(s)