Artigo Acesso aberto Produção Nacional

Projeto e Implementação de Decodificadores de Código em Plataformas FPGA

2018; Associação Sul-Rio-Grandense de Pesquisadores em História da Educação (ASPHE); Volume: 16; Issue: 1 Linguagem: Português

10.5753/reic.2018.1810

ISSN

1519-8219

Autores

Ricardo Santos, Felipe de Oliveira de Araújo,

Tópico(s)

VLSI and Analog Circuit Testing

Resumo

Esse artigo apresenta o projeto, implementação e caracterização de decodificadores de instruções sobre um processador que explora paralelismo em nível de instrução. O hardware projetado e implementado neste trabalho decodifica instruções previamente codificadas usando a técnica PBIW (Pattern Based Instruction Word). PBIW é uma técnica de codificação de instruções que não é dependente de um conjunto específico de instruções. O projeto e a implementação do decodificador de instruções PBIW possibilita avaliar os impactos reais da adoção de uma técnica de decodificação sobre o hardware do processador. Especificamente, os experimentos e resultados obtidos com o hardware decodificador revelam alternativas para minimizar o consumo de potência e a área ocupada pelo processador.

Referência(s)